加入收藏 | 设为首页 | 会员中心 | 我要投稿 衡阳站长网 (https://www.0734zz.cn/)- 数据集成、设备管理、备份、数据加密、智能搜索!
当前位置: 首页 > 站长资讯 > 动态 > 正文

英特尔 3D 封装最新进程 开发 FIVR以稳定3D堆叠系统功率

发布时间:2022-06-29 00:41:41 所属栏目:动态 来源:互联网
导读:英特尔公司在封装设计中开发了一种嵌入式电感的全集成稳压器(Fully Integrated Voltage Regulators,FIVR),用于控制芯片在 3D-TSV 堆叠系统中的功率。 据 eeNews 报道,电压控制器对于 3D 封装至关重要,后者将基于工作负载的最优流程节点实现的 chiplet
  英特尔公司在封装设计中开发了一种嵌入式电感的全集成稳压器(Fully Integrated Voltage Regulators,FIVR),用于控制芯片在 3D-TSV 堆叠系统中的功率。
 
  据 eeNews 报道,电压控制器对于 3D 封装至关重要,后者将基于工作负载的最优流程节点实现的 chiplet 封装在一起。这是一种灵活且经济高效的方法,可以创建多种配置,但需要更复杂的电源控制。
 
  英特尔在俄勒冈州和亚利桑那州的团队使用 0.9nH-1.4nH 3D-TSV 基于封装嵌入式电感器开发了一种 FIVR,其效率比低退出调节器(LDO)高 37.6%,在 10mA-1A 负载范围内实现了平坦的效率,而无需相互通信。
 
  FIVR 在基于 22nm 工艺的裸片上实现,采用三种 TSV 友好型电感结构,具有多面积与效率的权衡选项。这些很容易并行地构建模块化设计,可以服务于广泛而不同的 chiplet。
 
  该设计在最近的 VLSI 2022 研讨会上进行了讨论。

(编辑:衡阳站长网)

【声明】本站内容均来自网络,其相关言论仅代表作者个人观点,不代表本站立场。若无意侵犯到您的权利,请及时与联系站长删除相关内容!

    热点阅读